Dr. MARCO ANTONIO GURROLA NAVARRO
marco.gurrola@academicos.udg.mx
Departamento de adscripción:
INGENIERIA ELECTRO-FOTONICA
Nombramiento: PROFESOR E INVESTIGADOR TITULAR "C"
Categoría: DEFINITIVO
Resumen curricular:
El Dr. Marco Antonio Gurrola Navarro es profesor de la carrera de Ingeniero en Comunicaciones y Electrónica y de la Maestría y Doctorado en Ingeniería Electrónica y Computación del Departamento de Electro-Fotónica. Imparte materias en diseño de circuitos integrados digitales y analógicos, circuitos aritméticos y arquitectura de computadoras. Ha sido miembro del Sistema Nacional de Investigadores desde 2010. Y cuenta con diversos artículos en el área de diseño de circuitos integrados, procesamiento de señales además de varias patentes otorgadas y en trámite.
Perfil de Investigador SNII:
Nivel SNII:
I
Área del conocimiento:
VIII. Ingenierías y Desarrollo Tecnológico
Campo de investigación:
Ciencias tecnológicas
Periodo vigente:
1 de enero de 2024
-
31 de diciembre de 2028
Perfil PRODEP:
Inicio de la vigencia:
1 de septiembre de 2022
Fin de la vigencia:
31 de agosto de 2028
Bases de datos bibliográficas:
Publicaciones del académico:
2024 - 2 articulos.
- METODOLOGÍA DE DISEÑO PARA DISEÑAR, FABRICAR Y EVALUAR DE ANTENAS DE PARCHE DE MICROCINTA CON GEOMETRÍA RECTANGULAR (DESIGN METHODOLOGY TO DESIGN, MANUFACTURE AND EVALUATE …
- METODOLOGÍA DE DISEÑO PARA DISEÑAR, FABRICAR Y EVALUAR DE ANTENAS DE PARCHE DE MICROCINTA CON GEOMETRÍA RECTANGULAR (DESIGN METHODOLOGY TO DESIGN, MANUFACTURE AND EVALUATE …
2023 - 2 articulos.
- ESTRATEGIAS DE VERIFICACIÓN FUNCIONAL DE INSTRUCCIONES EN DESCRIPCIONES HARDWARE DE MICROPROCESADOR (FUNCTIONAL VERIFICATION STRATEGIES OF INSTRUCTIONS IN MICROPROCESSOR HARDWARE DESCRIPTIONS)
- METODOLOGÍA PARA LA DETECCIÓN DE RIESGOS DE DATOS APLICADA A UN PROCESADOR RISC-V DE 5 ETAPAS (DATAHAZARD DETECTION METODOLIGY FOR A RISC-V 5 STAGE PIPELINE PROCESOR)
2022 - 4 articulos.
- Impedance-mode capacitance multiplier with OTA-based Flipped Voltage Follower for high accuracy and large multiplication factor
- Federated time persistency in intermittently powered IoT systems
- DISEÑO DE PROCESADOR RISC-V DE 32-BITS DE CICLO ÚNICO (DESIGN OF A SINGLE-CYCLE 32-BIT RISC-V PROCESSOR)
- Four-quadrant multiplier using the floating-bulk technique for rail-to-rail input range and insensitivity to different input dc levels
2021 - 2 articulos.
- Class AB op-amp with accurate static current control for low and high supply voltages
- VLSI design and comparative analysis of several types of fixed and simple precision floating point multipliers
2020 - 2 articulos.
- Design method for RF energy harvesting rectifiers
- Floating-bulk transistors: an alternative design technique for CMOS low-voltage analog circuits
2019 - 7 articulos.
- Channel and carrier frequency offset estimation based on projection onto a bidimensional basis
- Metodología de bajo costo para implementar circuitos electrónicos integrados, un ejemplo de aplicación
- Análisis del Algoritmo de Corrimiento de Fase de Cuatro Pasos para Implementaciones VLSI (Four-step Phase Shift Algorithm Analysis for VLSI Implementations)
- Virtual Motion Detection Method Using Fuzzy Logic for an Embedded System
- Metodología de bajo costo para implementar circuitos electrónicos integrados, un ejemplo de aplicación
- Los hexapuertos y la reflectometría, fundamentos y aplicaciones
- Channel and carrier frequency offset estimation based on projection onto abidimensional basis
2018 - 2 articulos.
- Implementación en Chip VLSI del Algoritmo Cordic para la Solución de Funciones Trigonométricas (VLSI On-chip Implementation of the Cordic Algorithm for the Solution of …
- Frequency-domain interpolation for simultaneous periodic nonuniform samples
2017 - 5 articulos.
- A CMOS micro-power, class-AB “flipped” voltage follower using the quasi floating-gate technique,Circuito CMOS seguidor de voltaje “rotado” de micro-potencia con salida clase AB usando técnicas de compuerta cuasi-flotante
- A CMOS micro-power, class-AB “flipped” voltage follower using the quasi floating-gate technique
- Delay in QRS complex detection using the wavelet transform for real-time applications
- A highly linear differential amplifier with tunable gain
- A CMOS Micro-power, Class-AB" Flipped" Voltage Follower using the quasi floating-gate technique
2016 - 6 articulos.
- Analysis of the floating-gate transistor using the charge sheet model
- A technique to improve the transconductance in amplifiers
- Analysis of the floating‐gate transistor using the charge sheet model
- Low input resistance CMOS current comparator based on the FVF for low-power applications
- VLSI architecture of a Kalman filter optimized for real-time applications
- Binary sequence correlator using a MIFGMOS
2015 - 7 articulos.
- Free class-AB flipped voltage follower using bulk-driven technique
- Experimental analysis of a transconductor-amplifier based on a mi-fgmos transistor
- Design and validation of a mixed-signal correlator using a multiple-input floating gate transistor
- Free class‐AB flipped voltage follower using bulk‐driven technique
- Distortion in the Eye Diagrams of Synchronous Non-synchronous and 90º Bend Discontinuities
- VLSI Design with Alliance Free CAD Tools: an Implementation Example
- A digitally programmable active resistor in CMOS technology