Dr. EDWIN CHRISTIAN BECERRA ALVAREZ
Resumen curricular:
El Dr. Edwin Becerra obtuvo el grado de Licenciado en Ingeniería en Comunicaciones y Electrónica en la Universidad de Guadalajara, México, 2004, el grado de Maestro en Ciencias en Ingeniería Eléctrica por el CINVESTAV, Guadalajara, México en 2006, el Diploma de Estudios Avanzados por la Universidad de Sevilla, España en 2007 y el grado de Doctor en la Universidad de Sevilla, España en 2010. Desde 2011 ha estado trabajando en la Universidad de Guadalajara enfocado en las líneas de investigación de diseño de circuitos analógicos, señal mezclada y de radio frecuencia, así como el diseño electrónico, diseño de transceptores, sistemas embebidos y metalenguajes.
Perfil de Investigador SNII:
Perfil PRODEP:
Bases de datos bibliográficas:
Publicaciones del académico:
- Design and Implementation in FPGA a Random Number Generator of 10 bits validated by NIST Maurer's 'Universal Statistical' and Binary Matrix Rank tests
- SISTEMA DE MONITOREO EN TIEMPO REAL DEL PESO APLICADO A MUELLES DE BALLESTA AUTOMOTRIZ (REAL-TIME MONITORING SYSTEM FOR WEIGHT APPLIED TO AUTOMOTIVE CROSSBOW SPRINGS)
- A Method to Model the Volume Charge Density in a Multiple-Input Floating-Gate MOS Transistor
- IMPLEMENTACIÓN DEL SISTEMA HANUMAN EN MENSAJERÍA INSTANTÁNEA (HANUMAN SYSTEM IMPLEMENTATION ON INSTANT MESSENGER)
- 32-bit Microcontroller-Based Hardware-in-the-Loop Simulation for Controllers of Air-to-Fuel Ratio in Spark-Ignition Engines
- Low cost DSP-based educational embedded platform for real-time simulation and fast implementation of complex systems in Simulink
- Low cost DSP‐based educational embedded platform for real‐time simulation and fast implementation of complex systems in Simulink
- Methodology to improve the model of series inductance in CMOS integrated inductors
- Comparación de Modelos para Inductores Integrados en Tecnología CMOS
- Comparación de Modelos para Inductores Integrados en Tecnología CMOS
- DESIGN AND IMPLEMENTATION ON A FPGA OF A FACIAL RECOGNITION SYSTEM USING “EIGEN FACES”
- Architecture design to optimize multipliers in FPGAS based on Maya multiplying method
- Using Arduino and on-chip serial-to-parallel register to test widely-programmable ADCs
- New S-box calculation for Rijndael-AES based on an artificial neural network
- Analysis of the floating-gate transistor using the charge sheet model
- Analysis of the floating‐gate transistor using the charge sheet model
- Analysis of the floating‐gate transistor using the charge sheet model
- A silicon-based 2.4GHz fully-differential LC-VCO: A design methodology proposal
- A silicon-based 2.4 GHz fully-differential LC-VCO: A design methodology proposal
- Distortion in the Eye Diagrams of Synchronous Non-synchronous and 90º Bend Discontinuities